数字通信网的定时与测量
上QQ阅读APP看本书,新人免费读10天
设备和账号都新为新人

4.2 BITS的功能与结构

BITS的功能

BITS作为一种独立的时钟源,提供同步网所需的同步定时信号,实现频率和相位同步,主要完成下述功能:

(1)跟踪输入同步定时信号。BITS接收来自上级时钟或同级时钟的同步定时信号。正常情况下,时钟锁定到外同步信号,从而产生具有上级时钟或同级时钟特性的同步定时信号。

(2)过滤输入同步信号的抖动和漂摆。在同步信号的传递过程中将产生抖动和漂摆损害,并随着传输距离的延伸而累积,危害很大。BITS设备有滤除抖动和漂摆的作用。

(3)为通信楼内所有设备提供定时信号。通信楼有许多设备,如程控交换机、SDH/PDH设备、数据通信设备等,都需要同步定时。BITS担负提供定时信号的任务。

(4)向下级同步网设备传递同步定时信号。正常情况下,BITS的输出定时信号锁定到上级/同级同步时钟,担负着承上启下提供定时信号的作用。当外同步信号失效时,仍能通过保持工作方式向下级提供同步定时信号。

BITS的结构

BITS设计采用独立的模块结构,各种功能由相应的板卡实现,如图4.2所示。

图4.2 BITS的模块结构

BITS主要由以下的模块(卡)组成:

(1)时钟输入卡。时钟输入卡通过其锁相环跟踪输入同步信号,滤除抖动和漂摆,为时钟卡提供时钟驱动信号;同时将该信号送到定时总线上,并驱动输出卡和扩展架,以便在同步定时丢失或时钟卡有故障的情况下,仍能将同步定时信号传递到下游。每块输入卡可接收4路以上输入定时信号,它们是2.048Mbps、2.048MHz、1MHz、5MHz、10MHz等。输入卡可以对输入定时信号的同步性能和传输性能进行监测和告警。传输性能监测和告警的参数有:帧失步OOF,告警指示信号AIS,信号丢失LOS,冗余校验CRC,双极性校验BPV等。这些参数及其阈值可通过软件设置,一旦超过阈值就产生告警。

(2)时钟卡。正常工作情况下,每个时钟卡都锁定到对应的输入定时信号上,并对输入卡产生的信号进行取样平均,将一个新的数据送入频率综合器。时钟卡的输出受频率综合器控制,频率综合器将时钟卡输出与输入参考的相位差调整为零,使时钟卡的输出与输入保持一致,即时钟卡对输入定时参考信号进行了再生,从而提供一个稳定的信号去驱动输出卡。另外,每个时钟卡能对另一时钟卡进行监测,并与输入参考定时信号比较,监测其是否超出牵引范围。当超出牵引范围时,时钟进入保持工作方式。系统还可调出以前若干小时的均值数据,考虑已经劣化了的数据和温度条件,建立一个可保持的中心频率值给频率综合器,产生时钟的输出信号,以便使输出信号能保持在一个比较准确的频率上。

(3)输出卡。输出卡从两个时钟卡选择一个信号,驱动其锁相环,产生所需的同步频率,如2.048Mbps、2.048MHz、5MHz、512kHz、64kHz,8kHz等;或者与帧发生器相结合,产生所需的数字信号。

(4)通信卡。用于与通信设备及网络管理之间的通信联络。

(5)监测卡。以时钟的输出信号为基准,对外来信号进行监测,主要监测同步性能和传输性能。传输性能参数是:OOF,AIS,LOS,CRC,BPV等。同步性能参数有原始相位数据,最大时间间隔误差MTIE,时间偏差TDEV等。上面这些参数和阈值都可以由软件设置,方便维护。

BITS的内部结构如图4.3所示。

图4.3 BITS的内部结构