![Cadence Allegro 进阶实战与高速PCB设计](https://wfqqreader-1252317822.image.myqcloud.com/cover/727/36511727/b_36511727.jpg)
2.3 新建、删除及重命名原理图
如图2-6 所示,在OrCAD Capture CIS 软件的“Projects”面板中的.\stm32coreboard.dsn文件下方的原理图页SCHEMATIC1 上单击鼠标右键,在弹出的快捷菜单中执行菜单命令“New Page”,在弹出的窗口中需要对新建的原理图页进行命名,如图2-7 所示,可以以某个功能模块名称进行命名,方便工程人员识别该页原理图有哪些电路模块或者某类电路模块。默认原理图页的名称为“PAGE2”。
![img](https://epubservercos.yuewen.com/B9ADA8/19391577108682506/epubprivate/OEBPS/Images/txt002_6.jpg?sign=1738849148-Y8OXrPMF2jCZshxSU3u6mG5xxovwj9rp-0-93397f024383dd805dac1b5ad101f91c)
图2-6 “Projects”面板
![img](https://epubservercos.yuewen.com/B9ADA8/19391577108682506/epubprivate/OEBPS/Images/txt002_7.jpg?sign=1738849148-IYZEZ6oeMjlqYqUlOZbdPvIy7nR6CJNC-0-90409083595ccd4e15fb6a74600f77f5)
图2-7 命名新建的原理图页
因为STM32 核心板并不是很复杂,一页原理图已经可以完成核心板所有功能模块的绘制,所以我们可以将多余的原理图删掉。如图2-8 所示,在将需要删掉的原理图页PAGE2 上单击鼠标右键,在弹出的快捷键菜单中执行菜单命令“Cut”,即可将多余的原理图删掉。
![img](https://epubservercos.yuewen.com/B9ADA8/19391577108682506/epubprivate/OEBPS/Images/txt002_8.jpg?sign=1738849148-iUEOh3v6rc522wEPWEQqM7hxmDbx4E09-0-2b3c0ab806511c5bc44fa6afb0ebc4bf)
图2-8 删除多余的原理图
工程建立之后,默认情况下已经在SCHEMATIC1 文件夹中建立了一个新页面PAGE1,我们需要对其进行重命名。为了保持命名的一致性,即无论是工程名还是原理图、PCB 文件名,都统一命名为“STM32CoreBoard”。如图2-9 所示,在原理图页PAGE1 上单击鼠标右键,在弹出的快捷键菜单中执行菜单命令“Rename”。如图2-10 所示,在随后弹出的窗口中,将原理图文件命名为“STM32CoreBoard”。
![img](https://epubservercos.yuewen.com/B9ADA8/19391577108682506/epubprivate/OEBPS/Images/txt002_9.jpg?sign=1738849148-ukspzzN5ztxHullI4akAy4c0Io084AXo-0-3d4c39f7d08257801b344c2329ae8102)
图2-9 重命名原理图(1)
![img](https://epubservercos.yuewen.com/B9ADA8/19391577108682506/epubprivate/OEBPS/Images/txt002_10.jpg?sign=1738849148-hTt7r3HKANMpWEmrTlKmH96hUli1EewR-0-a55739fa8717a709e651c903ba0d8fd7)
图2-10 重命名原理图(2)
工程新建之后,系统会自动打开PAGE1 这页原理图,重命名为“STM32CoreBoard”后,我们就可以开始进行设计了。图2-11 为OrCAD Capture CIS 原理图设计系统环境。
![img](https://epubservercos.yuewen.com/B9ADA8/19391577108682506/epubprivate/OEBPS/Images/txt002_11.jpg?sign=1738849148-cLQZb0f7p8kNirJG8SvXNJB3Uoi3WAcK-0-13ce53fb032941276335697edfba03ba)
图2-11 OrCAD Capture CIS 原理图设计系统环境